El CPLD de bajo costo y bajo consumo 5M570ZT144C5N proporciona mayor densidad y E/S por huella. La densidad de los dispositivos MAX V varía de 40 a 2210 elementos lógicos (de 32 a 1700 unidades macro equivalentes) y hasta 271 E/S, proporcionando soluciones programables para expansión de E/S, puenteo de bus y protocolo, monitoreo y control de energía, configuración FPGA. , e interfaces IC analógicas.
El CPLD de bajo costo y bajo consumo 5M570ZT144C5N proporciona mayor densidad y E/S por espacio. La densidad de los dispositivos MAX V varía de 40 a 2210 elementos lógicos (de 32 a 1700 unidades macro equivalentes) y hasta 271 E/S, proporcionando soluciones programables para expansión de E/S, puenteo de bus y protocolo, monitoreo y control de energía, configuración FPGA. , e interfaces IC analógicas.
Los dispositivos MAX V tienen memoria flash en chip, oscilador interno y funciones de memoria. En comparación con otros CPLD, el consumo total de energía del MAX V CPLD se ha reducido en un 50 % y requiere solo una fuente de alimentación, lo que puede ayudarle a cumplir con los requisitos de diseño de bajo consumo de energía.
Presupuesto
Tipo programable: Programable dentro del sistema
Tiempo máximo de retardo tpd (1): 9 ns
Tensión de alimentación - Interna: 1,71V~1,89V
Número de componentes/bloques lógicos: 570
Número de macrounidades: 440
Recuento de E/S: 114
Temperatura de trabajo: 0 °C~85 °C (TJ)
Tipo de instalación: tipo de montaje en superficie
Embalaje/carcasa: 144-LQFP
Embalaje del dispositivo del proveedor: 144-TQFP (20x20)