La matriz de compuerta programable de campo XCKU115-3FLVF1924E puede lograr un ancho de banda de procesamiento de señal extremadamente alto en dispositivos de rango medio y transceptores de próxima generación. FPGA es un dispositivo semiconductor basado en una matriz de bloque lógico configurable (CLB) conectada a través de un sistema de interconexión programable
La matriz de compuerta programable de campo XCKU115-3FLVF1924E puede lograr un ancho de banda de procesamiento de señal extremadamente alto en dispositivos de rango medio y transceptores de próxima generación. FPGA es un dispositivo semiconductor basado en una matriz de bloque lógico (CLB) configurable conectada a través de un sistema de interconexión programable. Se puede utilizar para el procesamiento de paquetes en redes de 100 g y aplicaciones de centros de datos. También son muy adecuados para el procesamiento intensivo de DSP requerido para imágenes médicas de próxima generación, video 8K4K e infraestructura inalámbrica heterogénea. Optimizado para el rendimiento e integración del sistema de 20 nm, utilizando tecnología de interconexión de silicio apilada (SSI) de una sola generación y de próxima generación.
característica
● Integración programable del sistema
UNIDAD LOGIC DEL SISTEMA DE UTIO DE UNA 1.5 M, utilizando 3D IC de segunda generación
Múltiples kernel integrado PCI Express ® Gen3
● Mejorar el rendimiento del sistema
8.2 Teramac DSP Rendimiento computacional
La alta tasa de utilización aumenta la velocidad en dos niveles
Cada dispositivo tiene hasta 64 transceptores de 16 g que admiten placas posteriores
2400MB/s DDR4, capaz de operar estable en diferentes condiciones de PVT
● Costos reducidos de BOM
Alta integración del sistema, reduciendo los costos de la licitación de la aplicación hasta en un 60%
● transceptor de 12.5gb/s con velocidad mínima igual a polaridad
El nivel de velocidad media puede admitir 2400 MB/s DDR4
La integración de VCXO puede reducir el costo de los componentes del reloj